数字电路双逻辑综合关键技术研究

  • 张 旻晋 杭州晟元数据安全技术股份有限公司
Keywords: 数字电路;双逻辑综合技术;数字电路设计

Abstract

随着集成电路设计的复杂性不断增加传统的基于单一布尔逻辑或 Reed-Muller 逻辑的数字电路综合方法 已难以满足高性能、低功耗的设计需求。论文研究了一种双逻辑综合方法该方法结合了传统的布尔逻辑和 ReedMuller 逻辑以优化数字电路的设计。论文首先介绍了双逻辑综合的基本概念和关键技术然后详细阐述了双逻辑 综合在数字电路设计中的应用并通过实验验证了该方法的有效性和优越性。

References

[1] 高兰.基于模块化的数字电路优化设计研究[J].中国新技术新产

品,2017(3):20-21.

[2] 张燕凯,赵发勇,相乾,等.基于FPGA技术的数字电路综合实验研

究[J].赤峰学院学报(自然科学版),2019(1):22-24.

[3] 周波.数字电路逻辑思维能力培养问题研究[J].数字技术与应用,

2018(11):47-48.

[4] 陈家栋,覃琴,万剑锋,等.“数字逻辑电路”综合实验的设计与研究

[J].云南民族大学学报(自然科学版),2004(1):78-80.

[5] 李音.关于数字电路中组合逻辑电路分析方法的研究[J].质量与

市场,2020(17):87-89.

[6] 陆俊峰.基于复用的数字集成电路设计关键技术研究[J].电子技

术与软件工程,2020(22):41-42.

[7] 纪浩广.数字电路设计中的抗干扰技术研究分析[J].电脑迷,2018

(18):94-95.

[8] 李音.数字电路中如何利用数据选择器设计电路[J].电脑知识与

技术,2019(30):42-43.

[9] 姜成,景克强.数字集成电路系统基本构成与测试技术研究[J].电

子技术与软件工程,2020(13):83-84.

Published
2024-05-13
Section
Articles